반응형
Notice
Recent Posts
Recent Comments
Link
«   2025/02   »
1
2 3 4 5 6 7 8
9 10 11 12 13 14 15
16 17 18 19 20 21 22
23 24 25 26 27 28
Archives
Today
Total
관리 메뉴

주옥같은 설레발

유출된 AMD 라이젠 4000 시리즈 기밀문서 내용... 본문

IT

유출된 AMD 라이젠 4000 시리즈 기밀문서 내용...

ak003 2020. 9. 15. 18:17
반응형

Ryzen 4000 Family 시리즈에 대한 AMD내부의 공식 문서 라고 하네요.

유출된 내용중에 극히 일부부분이라고 하는데요.

뭐 이리저리 써 있지만..

간략히 정리하자면...

 

1. AMD Zen3 베이스의 Ryzen 4000 AM4 Family 는 AMD 내부적으로 Vermeer 라는 코드명으로 불리우고 있음.

2. 최대 2개의 CCD(Core / Cache Complex Dies) 와 1개의 IOD(I/O Dies)로 구성됨

3. 각 CCD가 2개의 CCX(Core Complex)로 구성되어 있던 전세대와 달리 Zen3 는 1개의 CCD에 1개의 CCX로 구성됨.

4. Zen3는 1개의 CCD에 8개의 코어를 탑재하고 싱글쓰레드 혹은 멀티쓰레드로 동작하며, CCX당 최대 16쓰레드를 실행가능.

5. Zen3칩은 최대 2개의 CCD를 장착 가능하며, 이것은 Zen3 는 최대 16코어/32쓰레드로 기존 세대의 3950X 와 같다.

6. Zen3 의 각 코어에는 512KB의 L2 Cache 가 장착되며, CCD당 최대 4MB의 L2 Cache 가 장착되게되며,  2개의 CCD의 경우 8MB의 L2 cache 가 장착됨

7.  위의 L2 Cache 와 같이 각 CCD에는 32MB의 공용 L3 Cache 가 장착됨. 전세대는 2개의 CCX간에 L3 Cache를 분할사용하게 되어 각 CCX는 각각 16MB의 L3 Cache 를 사용했음.

8.  Zen3 는 최대 32MB의 L3 Cache 를 모든 코어가 공유하며 사용가능.

9. Zen3 는 살짝 업그레이드 된 데이터 퍼블릭을 도입하여 DRAM채널당 최대 512MB , 혹은 최대 1TB의 ECC Memory를 서포트함.

 

정도 입니다.

 

 

 

 

 

 

 

참고로 현재 예정중인 AMD Ryzen Family 의 로드맵 입니다.

 

 

반응형
Comments